JESD204B規格対応のクロックジッタ・アッテネータ:アナログ・デバイセズ HMC7044
アナログ・デバイセズは、JESD204B規格に対応した高性能クロックジッタ・アッテネータ「HMC7044」を発表した。50fsの超低RMSジッタに、2つのフェーズ・ロック・ループと低位相ノイズのアーキテクチャが優れた性能を発揮する。
アナログ・デバイセズは2015年9月、基地局の設計で使用するJESD204Bシリアルインタフェース規格をサポートする、高性能クロックジッタ・アッテネータ「HMC7044」を発表した。JESD204Bインタフェースは高データレートシステムの設計ニーズに対応するために開発されたJESD204B規格の機能をサポートし、強化する機能を内蔵している。
HMC7044は、50フェムト秒(fs)のジッタ性能を持ち、高速データコンバータのSN比とダイナミックレンジを改善する。さらに14個のローノイズで、コンフィギュレーション可能な出力を提供し、さまざまなコンポーネントを柔軟にインタフェースするという。ノイズ・フロアは−162dBc/Hz(245.76MHz時)。また、広範囲のクロックマネジメントと配分機能により、全クロック設計を単一デバイスで構築できる。
基地局アプリケーションには、FPGAと連携させるデータフレームを要求するシリアルJESD204Bデータコンバータ・チャンネルが多く含まれている。HMC7044は、データコンバータ・システムにおいて、ソース同期で調節可能なサンプルとフレーム・アラインメント(SYSREF)クロックを生成し、JESD204Bシステム設計を簡素化するという。
2つのPLLと低位相ノイズのアーキテクチャでジッタを低減
HMC7044は、フェーズ・ロック・ループ(PLL)2個と、相互にオーバーラップした2個のオンチップ電圧制御発振器(VCO)を搭載している。PLLの一方は、ローノイズの電圧制御クロック発振器(VCXO)を比較的ノイズの多いリファレンスにロックする。もう一方のPLLは、VCXO信号をVCO周波数まで高め、ノイズを防ぐことができる。
さらに、HMC7044のアーキテクチャは、−142dBc/Hz(出力周波数800kHz〜983.04MHz時)の低位相ノイズで、全体としてジッタの少ない優れた性能を発揮する。
単価は12.75ドル/1000個。68ピン10×10mmのLFCSPパッケージで供給される。
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
- 直線性を1000倍改善、IDTのRF電圧可変アッテネータ
IDTの「F2255」と「F2258」は、RF電圧可変アッテネータ(VVA)シリーズである。GaAs(ガリウムヒ素)ベースの既存製品に比べて、直線性を1000倍改善している。 - 3200〜4000MHzで動作するTDD携帯電話基地局向け復調器
IDTは、TDD携帯電話基地局の開発者向けに、消費電力、ソリューションコスト、基板面積を削減できるRFデバイス「F1358統合型デジタルプリディストーション復調器」を発表した。 - アナログ無線機の送受信テストを1台で実行、ローデの無線機テスタ
ローデ・シュワルツ・ジャパンの「R&S CMA180」は、アナログ無線機の送信/受信系の試験に必要な機能を1台に搭載した無線機テスタである。民生用および業務用無線機システムの総合試験用途に向ける。 - RF回路の設計を簡素に、4G通信やマイクロ波P2P無線向けRF IC
アナログ・デバイセズ(ADI)は、これまで外付けしていたディスクリート素子などの機能を集積することで、RF回路部の設計を簡素化することができるRF IC製品を発表した。I/Q変調器など3製品は、3G/4G通信やマイクロ波によるポイントツーポイント(P2P)無線、防衛/航空宇宙、測定機器などの用途に向ける。