Cortex-M0ベースのPSoC 4でラインアップを拡充:サイプレス PSoC 4Mシリーズ
サイプレス セミコンダクタは、32ビットARM Cortex-M0ソリューションの「PSoC 4」ポートフォリオを拡張し、「PSoC 4Mシリーズ」を発表した。計12個のアナログ・ブロックと計16個のデジタル・ブロックを実装している。
サイプレス セミコンダクタは2015年2月、32ビットARM Cortex-M0ソリューションのPSoC 4ポートフォリオを拡張し、「PSoC 4Mシリーズ」を発表した。
PSoC 4Mシリーズは、PSoC 4ポートフォリオを拡張し、32ビットARM-Cortex-M0コアに、プログラマブルなアナログおよびデジタル・ブロックを実装した。アナログ・ブロックは、オペアンプ、電流出力A-Dコンバータ、低消費電力コンパレータなど計12個、デジタル・ブロックは、タイマー/カウンター/PWMブロック、シリアル通信ブロック、Universal Digital Blockなど計16個を提供。これらのアナログ/デジタル・ブロックにより、設計者はカスタマイズ性能が向上したシリアル通信インタフェースの実装とアナログ・フロント・エンド設計に対応できるという。
他に、128Kバイトのフラッシュメモリ、ダイレクトメモリ・アクセス・コントローラー、デュアル・コントロール・エリア・ネットワーク(CAN)インタフェース、55個の汎用I/Oを実装した。既存の8ビット/16ビットプラットフォームの置き換えに対応可能で、PSoCアーキテクチャの適応範囲を家電製品や車載アプリケーション、システム管理制御アプリケーションなど、広範なセンサー・ベース・システムにまで拡張している。
5つの低消費電力モード
さらに、低消費電力のPSoC 4アーキテクチャをベースに構築したことで、5つの低消費電力モードでシステムの消費電力を最小化できる。ローリークリテンションモードでは、SRAMやプログラマブルロジック、割り込みからのウェークアップ機能を保持しつつ、消費電力を150nAに抑えた。
パッケージは、48ピン/64ピンのTQFPと68ピンのQFNで、2015年第2四半期に量産を開始する予定だという。
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
- 「Cortex-M0」を搭載する「PSoC」、待機時の消費電流は150nA
Cypress SemiconductorのプログラマブルSoC「PSoC 4」は、プロセッサコアにARMの「Cortex-M0」を搭載する。待機時の消費電流が150nAと小さく、ストップモードでは消費電流を20nAに抑えることができる。一方で、動作電源電圧範囲は1.71〜5.5Vと広い。 - PSoCで構成するディレイパターン生成器
デジタル回路、アナログ回路を問わず、実験などの目的でディレイパターンが必要となるケースは多い。このような状況に対応可能なものとして、筆者は1個のICでディレイパターン生成器を構成する方法を考案した。 - 低価格市場に侵攻する32ビットプロセッサ
低価格であることを求められる組み込み機器向けに、数多くの32ビットプロセッサが市場投入されている。その種のローエンド品は、8ビットや16ビットのプロセッサを代替することを目指して開発されたものだ。しかし、ローエンドの32ビット品と8ビット/16ビット品の比較検討を行う際には、価格に加えて、処理性能や消費電力、用途に対する適性などについても十分に調査する必要がある。 - 汎用性のあるプログラマブルゲイン増幅器
マイコン制御の利得可変回路を用いて、汎用性の高いプログラマブルゲイン増幅器を構成するアイデアを紹介する。 - iPhone/iPad対応フルデジタルオーディオ開発キット
サイプレス セミコンダクタは、iPhoneやiPad、iPodなどアップル製品対応のデジタルオーディオアクセサリを短期間で設計できる開発キット「CY8CKIT-033A」を発表した。